W zależności od ilości danych do przetworzenia generowanie pliku może się wydłużyć.

Jeśli generowanie trwa zbyt długo można ograniczyć dane np. zmniejszając zakres lat.

Rozdział

Pobierz BibTeX

Tytuł

FPGA implementation of the MMRRS scheduling algorithm for VOQ switches

Autorzy

[ 1 ] Katedra Sieci Telekomunikacyjnych i Komputerowych, Wydział Elektroniki i Telekomunikacji, Politechnika Poznańska | [ P ] pracownik

Rok publikacji

2010

Typ rozdziału

referat

Język publikacji

angielski

Słowa kluczowe
EN
  • scheduling algorithms
  • Virtual Output Queuing
  • packet switching
Streszczenie

EN In this article, a FPGA implementation of the Maximal Matching with Round-Robin Selection (MMRRS) scheduling algorithm for Virtual Output Queuing (VOQ) switches is presented. Implementation is done in the VERILOG hardware description language. The results results obtained from the software model simulation and hardware implementation in XILINX Virtex 5 proved that the implementation is correct. The greatest achievement is the optimization of the scheduler, with the time needed for decision - taking being three clock cycles independent of switch size. The simplicity of the MMRRS algorithm makes the scheduler a simple structure which is not complicated to implement.

DOI

10.1109/NETWKS.2010.5624954

URL

https://ieeexplore.ieee.org/document/5624954

Książka

14th International Telecommunications Network Strategy and Planning Symposium (NETWORKS 2010)

Zaprezentowany na

14th International Telecommunications Network Strategy and Planning Symposium (NETWORKS 2010), 27-30.09.2010, Warsaw, Poland

Ta strona używa plików Cookies, w celu zapamiętania uwierzytelnionej sesji użytkownika. Aby dowiedzieć się więcej przeczytaj o plikach Cookies i Polityce Prywatności.