W zależności od ilości danych do przetworzenia generowanie pliku może się wydłużyć.

Jeśli generowanie trwa zbyt długo można ograniczyć dane np. zmniejszając zakres lat.

Rozdział

Pobierz BibTeX

Tytuł

The FPGA implementation of the Log2(N, 0, p) switching fabric control algorithm

Autorzy

[ 1 ] Katedra Sieci Telekomunikacyjnych i Komputerowych, Wydział Elektroniki i Telekomunikacji, Politechnika Poznańska | [ P ] pracownik

Rok publikacji

2010

Typ rozdziału

referat

Język publikacji

angielski

Streszczenie

EN This paper presents a hardware implementation of a control algorithm for the log 2 (N, 0, p) switching fabric. This algorithm controls both connections and disconnections in the strict sense of a nonblocking switching fabric. The hardware implementation of this algorithm in Virtex5 circuits is described. The presented implementation has been optimized in order to minimize the time response of the controller. The controller is suitable to work in applications which require very fast (even immediate) decisions. Simulations were performed and the hardware implementation shows that the controller is able to determine a plane for a new connection in one clock cycle. After this clock cycle the controller is also ready for the next connection.

Strony (od-do)

133 - 138

DOI

10.1109/HPSR.2010.5580288

URL

https://ieeexplore.ieee.org/document/5580288

Książka

Proceedings of the 11th IEEE International Conference on High Performance Switching and Routing, HPSR 2010, 13-16 June 2010, Richardson, Texas, USA

Zaprezentowany na

11th IEEE International Conference on High Performance Switching and Routing HPSR 2010, 13-16.06.2010, Richardson, Texas, USA

Ta strona używa plików Cookies, w celu zapamiętania uwierzytelnionej sesji użytkownika. Aby dowiedzieć się więcej przeczytaj o plikach Cookies i Polityce Prywatności.