W zależności od ilości danych do przetworzenia generowanie pliku może się wydłużyć.

Jeśli generowanie trwa zbyt długo można ograniczyć dane np. zmniejszając zakres lat.

Rozdział

Pobierz BibTeX

Tytuł

A hybrid chaos-based pseudo-random bit generator in VHDL-AMS

Autorzy

[ 1 ] Katedra Inżynierii Komputerowej, Wydział Informatyki, Politechnika Poznańska | [ P ] pracownik

Rok publikacji

2014

Typ rozdziału

referat

Język publikacji

angielski

Słowa kluczowe
EN
  • pseudo-random bit generator
  • hybrid chaotic cryptography
  • Chua circuit
  • discrete chaotic map
  • VHDL-AMS
  • nonlinear circuits
Streszczenie

EN A new pseudo-random bit generator with an increased level of security and possible resistance to hacker attacks is presented. The generator is based on hybrid (analog and digital) chaotic systems. We also use the VHDL-AMS language in modeling of both the chaotic systems and generator. The 0/1 test for chaos is applied to evaluate the generator's performance.

Strony (od-do)

435 - 438

DOI

10.1109/MWSCAS.2014.6908445

URL

https://ieeexplore.ieee.org/document/6908445

Książka

2014 IEEE 57th International Midwest Symposium on Circuits and Systems (MWSCAS), College Station, TX, USA, August 3-6, 2014

Zaprezentowany na

57th International Midwest Symposium on Circuits and Systems (MWSCAS), 3-6.08.2014, College Station, United States

Publikacja indeksowana w

WoS (15)

Ta strona używa plików Cookies, w celu zapamiętania uwierzytelnionej sesji użytkownika. Aby dowiedzieć się więcej przeczytaj o plikach Cookies i Polityce Prywatności.